Melihat datasheet untuk MC74VHC1G08 , di bawah bagian fitur , dinyatakan Chip Complexity: FETs = 62
.
- Mengapa IC ini membutuhkan 62 transistor, sedangkan gerbang AND dapat dibuat hanya dengan 6 transistor?
- Untuk apa 56 transistor lain digunakan? Dugaan saya akan menjadi semacam sirkuit perlindungan, tapi saya tidak yakin.
Jawaban:
Ada beberapa alasan mengapa lebih dari 6 MOSFET minimum (4 untuk NAND + 2 untuk inverter) digunakan dalam IC ini:
Output akan dibuat menggunakan transistor yang cukup besar (bukan ukuran minimum). Selalu ada "terlipat" yang berarti beberapa transistor digabungkan menjadi satu yang besar di mana daerah drain dan sumber difusi dibagi antara dua transistor. Ini berperilaku sebagai satu transistor besar tetapi dapat dihitung sebanyak jika Anda menginginkan jumlah transistor yang lebih tinggi.
Perlindungan ESD pada input dan output IC yang dibuat dalam proses CMOS modern sering menggunakan "MOSFET grounded-gate" alih-alih dioda yang lebih tradisional.
Sirkuit "ESD clamp" diperlukan antara pin pasokan, sirkuit seperti itu terdiri dari beberapa transistor.
Sirkuit digital (seperti gerbang AND ini) sering membutuhkan decoupling pasokan on-chip. Ini disebut "decap cell". Ini adalah kapasitor di antara rel pasokan. Kapasitor ini sebagian besar dibuat dengan menggunakan Gate-Drain / Sumber kapasitansi dari Transistor.
Dalam proses CMOS, MOSFET adalah komponen yang paling "dasar", mereka juga merupakan komponen yang paling terkontrol dan paling fleksibel sehingga perancang IC lebih suka menggunakan MOSFET kapan pun memungkinkan.
Secara keseluruhan, "cukup mudah" membutuhkan 62 transistor untuk membuat fungsi yang tampak sederhana seperti gerbang AND. Itu juga karena IC ini "sedikit lebih" dari sekadar gerbang AND. Gerbang AND di sirkuit yang lebih kompleks seperti CPU, mikrokontroler, dll. Sering hanya menggunakan 6 transistor. Tapi ini bukan "berdiri sendiri" DAN gerbang seperti IC ini.
sumber
Dari ON Semiconductor MC74VHC1GT00 - Panduan Produk NAND Gate 2-Input Tunggal :
Dari ON Semiconductor MC74VHC1GT00 - Lembar data NAND Gate Tunggal-Input .
Kami memiliki setidaknya tiga tahap, yaitu input, logika dan output.
Gerbang MC74VHC1G08 AND, yang dapat dibentuk dari NAND dan NOT, membutuhkan 62 FET. MC74VHC1GT00 NAND membutuhkan waktu 56. Keluarga yang sama, jadi sekitar 6 FET untuk mengimplementasikan inverter. Yang berarti MC74VHC1G00 akan memiliki sekitar 9 gerbang fungsi dan 10 gerbang MC74VHC1G08.
Dasar dari pertanyaan OP adalah logika AND dapat diimplementasikan dari 6 gerbang, tetapi BUKAN dalam MC74VHC1G08 harus setidaknya 6 FET.
Katakan 8 + 6 untuk mengimplementasikan logika, yang akan menyisakan sekitar 48 FET untuk memberikan semua perlindungan ekstra.
Tebak 5/6 FET / input untuk memberikan perlindungan ESD = 36 FET.
Sisanya memberikan semua perlindungan lainnya. Ini jelas bukan gerbang DAN sederhana.
sumber
Berapa banyak MOSFET kecil yang sejajar dalam satu kekuatan MOSFET? Ribuan? Gerbang kecil ini memiliki arus keluaran yang cukup tinggi, sehingga dibutuhkan 62 MOSFET kecil untuk melakukannya.
Dua sen saya layak ditebak.
sumber
Semakin sulit gerbang MOSFET digerakkan untuk menyalakannya, semakin lama MOSFET akan dimatikan. Performa dapat ditingkatkan dengan menambahkan sirkuit untuk membatasi tegangan gerbang berlebih, meskipun melakukan hal ini tanpa meningkatkan daya henti yang diam adalah sulit.
Saya tidak tahu teknik persis apa yang digunakan dalam CMOS untuk mencegah oversaturasi, tetapi perangkat Schottky berdaya rendah berdasarkan transistor persimpangan bipolar dapat memberikan analog yang bermanfaat. Pertimbangkan dua inverter sederhana yang ditunjukkan di bawah ini:
mensimulasikan rangkaian ini - Skema dibuat menggunakan CircuitLab
Inverter di sebelah kiri lebih sederhana daripada yang di sebelah kanan, tetapi jika seseorang menjalankan simulasi, orang akan melihat bahwa menambahkan dioda memungkinkan sirkuit di sebelah kanan untuk mematikan jauh lebih cepat daripada yang di sebelah kiri.
Dalam inverter berbasis BJT di bawah ini, dioda Schottky akan sedikit meningkatkan disipasi daya di R3, tetapi peningkatan seperti itu akan kecil dibandingkan dengan konsumsi daya secara keseluruhan. Dalam perangkat CMOS, hanya menjepit tegangan gerbang akan meningkatkan disipasi daya, sehingga diperlukan untuk menggunakan pendekatan lain yang lebih canggih.
sumber
Mungkin die sebenarnya memiliki empat gerbang AND, karena ia menggunakan die fisik yang sama persis seperti chip MC74VHC08 ini , hanya memasang kabel salah satu gerbang.
Mengapa sampai pada biaya dan kesulitan merancang, menguji dan mendukung seluruh die yang terpisah, ketika biaya antara 17 vs 62 transistor pada silikon pada dasarnya nol?
Itu akan menambah hingga 2 atau 6 transistor untuk melindungi catu daya, dan 14 atau 15 transistor per DAN. Tidak terlalu tidak masuk akal.
sumber