Saya merancang papan anak perempuan untuk sebuah proyek. Ada 35 pin I / O yang perlu dimasukkan ke papan tulis. Bagaimana cara menentukan jumlah pin ground dan power untuk dimasukkan? Bagaimana cara menentukan penempatan pin-pin tersebut di seluruh konektor?
Saya tahu sesuatu seperti ini akan buruk, seperti yang saya katakan:
P IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO
G G IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO
Saya menduga sesuatu seperti ini tidak jauh lebih baik:
P IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO G
G G IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO IO P
Papan adalah untuk mikroprosesor, saya akan beralih dari papan tempat memotong roti ke PCB dan saya mencoba untuk belajar sambil berjalan :)
23 pin adalah jalur alamat, 8 jalur data dan 4 jalur sinyal (Baca, Tulis, Chip Diaktifkan dan Arah). Tidak ada garis jam di papan ini, tetapi mungkin ada pada orang lain saya akan membuat. Jam mikroprosesor akan menjadi 50MHz atau kurang, hingga <1MHz. Konektor itu sendiri akan menjadi pin 0,1 "standar.
Jawaban:
Ada buku bagus dari Henry Ott yang membahas hal ini - sayangnya saya sedang berlibur jadi saya tidak bisa mengambil gambar dari diagram yang relevan. Buku ini adalah Rekayasa Kompatibilitas Elektromagnetik .
Inilah beberapa poin cepat:
SGGSGGSGGSGGS (satu-dua ground per sinyal, tidak ada sinyal yang berdekatan)
GSSGSSGSSGSSG (satu ground per sinyal, pemanfaatan ruang yang lebih efisien).
Idenya adalah untuk meminimalkan emisi silang dan radiasi. Sementara DC mengikuti jalur dengan resistansi terendah, AC mengikuti jalur dengan impedansi terendah . Dalam hal ini, menyediakan jalur balik yang berbatasan langsung dengan sinyal akan membantu meminimalkan ukuran loop arus keseluruhan, mengurangi emisi radiasi Anda.
Selain itu, apakah ini semua berakhir? Diferensial? Tingkat sinyal yang diharapkan? Tarif tepi yang diharapkan ?
sumber
Untuk koneksi board-to-board langsung, saya biasanya memperkirakan bahwa selama setiap sinyal berdekatan dengan setidaknya satu ground (termasuk diagonal), area loop diminimalkan cukup untuk kinerja EMC yang baik. Saya biasanya berakhir dengan sesuatu seperti ini pada konektor 2-baris:
atau bahkan:
Secara keseluruhan, masing-masing skema kira-kira tiga sinyal untuk masing-masing ground. Empat 35 I / O sinyal Anda, saya akan memiliki sekitar 12 alasan, dan menggunakan konektor 48 atau 50 pin. Beberapa alasan dapat diganti dengan pin daya selama ada decoupling yang baik antara daya dan arde pada kedua papan.
sumber