Saya telah membaca di banyak tempat bahwa gerbang NAND lebih disukai daripada gerbang NOR di industri. Alasan yang diberikan online mengatakan:
NAND memiliki delay yang lebih rendah daripada Nor karena NAND PMOS (ukuran 2 dan secara paralel) bila dibandingkan dengan NOR PMOS (ukuran 4 dalam seri).
Menurut pemahaman saya, keterlambatan akan sama. Beginilah menurut saya kerjanya:
- Penundaan absolut (Dab) = t (gh + p)
- g = usaha logis
- h = usaha listrik
- p = keterlambatan parasit
- t = unit tunda yang merupakan teknologi konstan
Untuk gerbang NAND dan NOR (gh + p) keluar menjadi (Cout / 3 + 2). Juga t sama untuk keduanya. Maka penundaan harus sama kan?
digital-logic
delay
Ingin tahu
sumber
sumber
Jawaban:
1. NAND menawarkan sedikit penundaan.
Seperti yang Anda katakan, persamaan untuk penundaan adalah Tetapi upaya logis g untuk NAND lebih kecil dari pada NOR. Pertimbangkan gambar yang menunjukkan 2 input CMOS NAND dan NOR gerbang. Angka terhadap masing-masing transistor adalah ukuran ukuran dan karenanya kapasitansi.
Upaya logis dapat dihitung sebagai . Pemberian yang manag= Ci n/ 3
EDIT: Saya punya dua poin lagi untuk tetapi dan saya tidak 100% yakin tentang poin terakhir.
2. NOR menempati lebih banyak area.
Menambahkan ukuran transistor dalam gambar, jelas bahwa ukuran NOR lebih besar daripada ukuran NAND. Dan perbedaan ukuran ini akan meningkat ketika jumlah input meningkat.
Gerbang NOR akan menempati lebih banyak area silikon daripada gerbang NAND.
3. NAND menggunakan transistor dengan ukuran yang sama.
Mempertimbangkan angka itu lagi, semua transistor di gerbang NAND memiliki ukuran yang sama sedangkan gerbang NOR tidak. Yang mengurangi biaya pembuatan gerbang NAND. Ketika mempertimbangkan gerbang dengan input lebih banyak, gerbang NOR membutuhkan transistor dari 2 ukuran berbeda yang perbedaan ukurannya lebih banyak jika dibandingkan dengan gerbang NAND.
sumber
Secara kasar, transistor Nmos memungkinkan melipat gandakan arus per saluran dibandingkan dengan transistor Pmos. Anda dapat memikirkannya seolah-olah Nmos memiliki setengah resistensi dari Pmos berukuran sama. Cara topologi Cmos Nand adalah, ia cenderung memiliki ukuran transistor yang lebih sama seperti yang Anda lihat dari sini:
Jika salah satu input rendah, resistansi Pmos tunggal mendorong output tinggi. Jika kedua input tinggi, maka ada 2 resistensi Nmos (~ = 1 resistensi Pmos). Jika semua transistor memiliki ukuran minimum yang sama dari node teknologi, maka topologi ini ideal karena apakah Anda menggerakkan output tinggi atau rendah, resistansi terhadap ground atau Vdd adalah sama.
Terakhir, alasan transistor Pmos tidak adil serta Nmos adalah karena mobilitas pembawa lubang yang lebih rendah yang merupakan pembawa mayoritas dari sebuah PMOS. Pengangkut mayoritas Nmos adalah elektron yang memiliki mobilitas yang jauh lebih baik.
Juga, jangan bingung Nand Flash dengan Nand Cmos. Memori Nand Flash juga lebih populer, tapi itu karena alasan yang berbeda.
sumber