Mengapa kurva muatan gerbang (dataran tinggi Miller) MOSFET bergantung pada VDS?

10

Saya tidak mengerti mengapa kurva charge gate (tepatnya: bagian dataran tinggi Miller) dari MOSFET bergantung pada voltase sumber-sumber tegangan.

Sebagai contoh, lembar data IRFZ44 ditampilkan pada halaman 4 (Gbr. 6) kurva biaya gerbang untuk nilai VDS yang berbeda.

Mengapa dataran tinggi Miller lebih lama untuk Vds lebih besar? Bukankah dataran tinggi tergantung pada Cgd? Tetapi Cgd (= Crss) semakin kecil untuk VDS yang lebih besar (lihat FIg.5 di lembar data). Bukankah seharusnya dataran tinggi Miller menjadi lebih pendek?

Xenu
sumber
Secara singkat, MOSFET bekerja pada medan listrik antara gerbang dan saluran. Bidang ini pada ujung saluran tentu saja merupakan fungsi dari tegangan saluran.
Olin Lathrop
@OlinLathrop Xenu mengetahui gerbang untuk menyalurkan efek, jika tidak, dia tidak akan bertanya mengenai konflik nyata dalam tren antara modelnya (yang setuju dengan Gambar 5) dan Gambar 6.
placeholder
Untuk model mental lebih lanjut tentang apa yang terjadi mari kita mulai pada kondisi ketika Vds = 0 dan Vgs> Vth. Salurannya dibuat dengan baik dan ketebalannya seragam. Saat kami meningkatkan VDS, saluran harus lancip untuk mendukung bidang lateral (sepanjang saluran). Pada titik tertentu saluran mencubit dan menarik kembali dari saluran, ini dapat dilihat sebagai saluran "piring" kapasitor MOS semakin kecil sehingga kapasitansi berkurang (sedikit). Harapan itu sedikit membantu. Ini bukan DIBL karena itu adalah efek saluran pendek.
placeholder

Jawaban:

18

"Mengapa Miller Plateau lebih lama untuk ?"Vds

Jawaban singkatnya adalah bahwa lebar Plateau Miller berskala dengan area di bawah kurva untuk . Tapi kenapa? Cgd

Apa yang ditunjukkan oleh Miller Plateau?

Efek Miller ada karena ada kapasitansi yang efektif antara saluran dan gerbang FET ( ), yang disebut kapasitansi Miller. Kurva Gambar 6 dalam lembar data dihasilkan dengan mengaktifkan FET dengan arus konstan ke dalam gerbang, sementara saluran telah ditarik ke atas melalui rangkaian pembatas arus ke beberapa tegangan . Setelah tegangan gerbang naik melewati ambang batas dan mengalirkan arus mencapai batasnya (ditetapkan oleh sirkuit pembatas arus), mulai turun, memindahkan muatan pada melalui gerbang. Sementara jatuh ke nol volt, dari , V dd V ds C gd V G C gdCgdVDDVdsCgdVdsVDDVGterjebak oleh arus perpindahan dari ... itulah Miller Plateau. Cgd

Dataran Tinggi Miller menunjukkan jumlah muatan dalam dengan lebarnya. Untuk FET yang diberikan, lebar Miller Plateau adalah fungsi dari tegangan yang dilalui oleh saat diaktifkan. Gambar menunjukkan sejajar dengan untuk membuatnya lebih jelas. V ds V G V dsCgdVdsVGVds

masukkan deskripsi gambar di sini

Kurva biaya gerbang untuk IRFZ44 menunjukkan tiga rentang ; Span1 adalah 0V hingga 11V, Span2 adalah 0V hingga 28V, dan Span3 adalah 0V hingga 44V. Sekarang, beberapa hal harus jelas: Vds

  • V ds V dsVds Span3> Span2> Span1 VdsVds
  • Vds Span3 termasuk Span2 dan Span1.
  • V dsCgd biaya lebih besar untuk rentang . Vds
  • Miller Plateau akan lebih luas dengan lebih banyak biaya . Cgd
  • Lebih banyak lebih.

Apakah kesimpulan ini tampaknya terlalu bergelombang dan ular di tangan Anda? Ok, lalu bagaimana dengan ini?

Mengapa Miller Plateau mendapat Wider for Higher - Pandangan KuantitatifVds

Mulai dengan persamaan untuk muatan pada kapasitor:

Q = CV dengan bentuk diferensial dQ = C dV

Sekarang bukan konstanta, tetapi beberapa fungsi dari . Melihat kurva pada Gambar 5 dari lembar data IRFZ44 untuk , kami ingin beberapa persamaan yang tidak terbatas pada nol dan jatuh secara eksponensial (ish). Saya tidak akan masuk ke perincian di sini tentang bagaimana hal ini dilakukan. Cukup pilih formulir yang sangat sederhana yang tampaknya cocok dan coba paskan dengan data. Jadi, tidak didasarkan pada fisika perangkat, tetapi hanya cocok dengan cukup baik dengan sedikit usaha. Terkadang hanya itu yang diperlukan. V DS C gd V dsCgdVdsCgdVds

C gdoCgd =CgdokcVds+1

di mana = 1056 pF = 0.41 - koefisien penskalaan yang berubah-ubah
k cCgdo
kc

Memeriksa model yang cocok ini ke lembar data yang kita lihat:

VdsCgd(data)Cgd(model)1V750halF749halF8V250halF247halF25V88halF94halF

Jadi, setelah memasukkan ekspresi model ke dalam bentuk diferensial dari persamaan muatan, dan mengintegrasikan kedua sisi kita dapatkan: Cgd

Q = =Cgdocatatan(kcVds+1)kc1056 pF catatan(0,41 Vds+1)0,41 

Alur Q menunjukkan bahwa selalu bertambah untuk perubahan . Vds

masukkan deskripsi gambar di sini

Satu-satunya cara ini tidak akan benar adalah jika menjadi negatif untuk beberapa nilai , yang secara fisik tidak dapat diwujudkan. Jadi, lebih banyak lebih.CgdVds

gsills
sumber
Jawaban yang bagus, +1
Bryan Boettcher
@gsills, asumsikan bahwa drain ditarik melalui resistor ke Vdd. Setelah tegangan gerbang naik melewati ambang batas dan mengalirkan arus mencapai batasnya (ditetapkan oleh resistor), mengapa Vds mulai turun? Vds = Vdd - Id * R Karena saya konstan, haruskah VDS juga konstan?
anhnha
3

Setelah MOSFET mulai melakukan, ada pembawa di saluran di mana tidak ada sebelumnya, dan kapasitansi gerbang ke saluran naik, bukan turun. Perhatikan bahwa kapasitansi yang diukur pada Gambar 5 semuanya pada V GS = 0.

Karena besarnya arus saluran untuk V GS yang diberikan agak tergantung pada V DS , demikian juga peningkatan kapasitansi yang efektif.

Posisi "lutut" kedua dalam kurva mewakili titik di mana arus saluran berhenti meningkat untuk V DS yang diberikan .

Dave Tweed
sumber
0

Tegangan drain yang lebih besar berarti lebih banyak muatan pada Cgd. Sesederhana itu. Arus melalui Cgd menentukan laju perubahan tegangan pada Cgd. Arus ini adalah Ig yang dibatasi oleh sumber sehingga membutuhkan lebih banyak waktu untuk mengeluarkan lebih banyak muatan.

pengguna128457
sumber