Konteks, konteks, konteks. Di mana Anda menemukannya? Posting tautan ke artikel. (Letakkan di pertanyaan Anda dan bukan di komentar.)
Transistor
1
Ini membaik. Mengapa Anda tidak mengungkapkan nomor bagian dan memberikan tautan ke lembar data?
Transistor
1
Tidak ada datasheet, karena saya melihatnya dari kertas di IEEE
XM551
10
Mungkin makalah IEEE memiliki judul atau URL yang dapat Anda posting. Ini seperti mencabut gigi.
Transistor
1
Judul: A 2m BiCMOS Penyearah Bebas AC – DC Piezoelektrik Harvester-Charger IC Daya
XM551
Jawaban:
13
Apa arti simbol tersebut, GDSN dan GDSI?
Sepertinya Anda telah menjawab pertanyaan Anda sendiri. Gambar kedua Anda menunjukkan apa tiga segitiga itu.
Ini hanya tiga inverter logis berjenjang dengan memungkinkan.
Kekuatan pendorong setiap inverter logis menjadi lebih kuat saat Anda pergi ke kanan. Dengan kata lain, input mungkin sangat lemah dan output akan sangat kuat.
Ini adalah bufferer pembalik.
dan apa tujuannya?
Inverter tiga mendorong muatan kapasitif tinggi, yaitu gerbang dari dua MOSFET. Jika tidak ada triple inverter, maka akan terlalu lama untuk mengisi dan mengeluarkan gerbang MOSFET. Jadi ini jelas merupakan desain yang dimaksudkan untuk kecepatan tinggi, atau hanya daya rendah selama waktu MOSFET dibuka / ditutup.
Kapasitansi gerbang input ke triple inverter akan jauh lebih kecil daripada kapasitansi gerbang pasangan MOSFET.
Tidak begitu yakin itu untuk kecepatan ... menambahkan tahap secara seri akan cenderung mengurangi kecepatan (peningkatan gain saat ini tentu saja bisa, tetapi ini terlihat seperti desain arus rendah ekstrim untuk pemanenan energi.). Koneksi Vpzt pada tahap terakhir menunjukkan bahwa terjemahan level mungkin menjadi bagian darinya.
Brian Drummond
3
(+1) Subskrip GD adalah petunjuk yang kuat: Saya kira itu berarti Gate Driver .
Lorenzo Donati - Codidact.org
@BrianDrummond Hmm, saya berpikir tentang bagaimana saya harus mengedit pertanyaan saya agar sesuai dengan komentar Anda .. tapi saya menyerah. Komentar Anda sudah cukup.
Harry Svensson
@ HarrySvensson Saya pikir biarkan apa adanya, Anda tentu benar bahwa itu mengendarai gerbang berkapasitas tinggi. Saya menduga waktu mati yang terkendali adalah salah satu masalah tetapi saya berharap itu dijelaskan dalam makalah itu.
Brian Drummond
Sinyal tertunda Vdly juga akan memiliki laju perubahan tegangan yang lebih rendah yang dapat menyebabkan masalah jika tidak dipercepat dengan 3 tahap gain analog x10 per inverter adalah alasan saya.
Tony Stewart Sunnyskyguy EE75
1
Bagi saya terlihat seperti penyangga pembalik tiga tahap.
Tapi ini bukan simbol standar IEC 60617 sejauh yang saya tahu
Setidaknya simbol memberitahu pembaca yang cerdik itu adalah Buffered inverter, yang menyiratkan perilaku analog tertentu lebih dari std. simbol logika +1
Jawaban:
Sepertinya Anda telah menjawab pertanyaan Anda sendiri. Gambar kedua Anda menunjukkan apa tiga segitiga itu.
Ini hanya tiga inverter logis berjenjang dengan memungkinkan.
Kekuatan pendorong setiap inverter logis menjadi lebih kuat saat Anda pergi ke kanan. Dengan kata lain, input mungkin sangat lemah dan output akan sangat kuat.
Ini adalah bufferer pembalik.
Inverter tiga mendorong muatan kapasitif tinggi, yaitu gerbang dari dua MOSFET. Jika tidak ada triple inverter, maka akan terlalu lama untuk mengisi dan mengeluarkan gerbang MOSFET. Jadi ini jelas merupakan desain yang dimaksudkan untuk kecepatan tinggi, atau hanya daya rendah selama waktu MOSFET dibuka / ditutup.
Kapasitansi gerbang input ke triple inverter akan jauh lebih kecil daripada kapasitansi gerbang pasangan MOSFET.
sumber
Bagi saya terlihat seperti penyangga pembalik tiga tahap.
Tapi ini bukan simbol standar IEC 60617 sejauh yang saya tahu
sumber
simbol itu disebut rantai inverter
sumber