Ethernet: seberapa pentingkah topologi magnetis?

9

Saya memiliki beberapa masalah Ethernet dengan satu set papan (6/10 buruk). Mereka mungkin hanya kesalahan rumah perakitan ... tapi saya sangat khawatir tentang magnet magnet saya.

Saya bisa bersumpah saya melihat contoh skematis dengan topologi jack saya yang digunakan dengan PHY saya sebelumnya, tetapi saya tidak dapat menemukannya. Lembar data PHY dan jack magnetics yang disarankan semuanya identik dalam topologi, dan sangat berbeda dari yang saya miliki.

Saya menggunakan SMSC LAN8720AI PHY, dengan jack magnet Bel SI-52003-F . Rasio transformator pada jack saya vs jack yang disarankan untuk PHY ini seperti SI-60152-F adalah sama (1: 1). Induktansinya sama, 350uH. Namun, choke di tambang ada di sisi sirkuit, bukan di sisi jaringan. Selain itu, sementara TLA memiliki empat resistor 75 ohm dari keran yang diikatkan pada tutup 1nF / 2kV tunggal, tambang saya memiliki satu set tambahan tutup 1nF antara keran dan resistor 75 ohm.

Perbedaan utama adalah bahwa jack saya adalah jack POE, dan saya pikir saya menemukan contoh yang digunakan persis seperti itu. Jadi, topologi jelas berbeda hanya karena fitur itu.

Saat ini, saya memiliki 4 papan bagus, 1 papan 'kadang-kadang', dan 5 papan yang hanya berkedip LED di 11,68Hz mewakili beberapa kesalahan yang tidak dijelaskan lembar data.

Seberapa pentingkah ini? Tentu saja tidak ada jack lain dengan jejak itu.

EDIT

Saya menambahkan beberapa detail pada jack magnet di atas. Saya hanya merekomendasikan SI-60152-F, jadi saya akan membandingkannya. Tentu saja seperti semua rekomendasi lainnya ... itu juga tidak memiliki stok di siapa pun di FindChips.

EDIT TERAKHIR

Ternyata masalah saya adalah tata letak kristal yang memberi makan Ethernet PLL. Di atas respin, saya menggunakan jack non-POE yang lebih standar.

darron
sumber

Jawaban:

5

Magnetik Ethernet memang bervariasi, khususnya pada rasio belokan antara jaringan dan sisi sirkuit, dan parameter lain seperti tap pusat dan balun. Tegangan sinyal ethernet didefinisikan dengan baik, tetapi beberapa PHY beroperasi pada tegangan yang berbeda. Karena ethernet adalah trafo yang dipasangkan, itu tidak masalah karena trafo dapat dibangun dengan rasio belokan. PHY kemudian juga harus beroperasi pada impedansi yang tepat sehingga keluar ke impedansi ethernet 50 Ω di sisi jaringan. Satu-satunya cara untuk mengetahui apa yang diinginkan PHY Anda adalah dengan melihat lembar datanya. Lembar data PHY harus memberi tahu Anda apa rasio transformator yang mereka butuhkan.

POE versus tidak sebagian besar merupakan masalah penyediaan keran pusat di sisi jaringan. Transformer juga dapat bervariasi dalam apakah mereka memasukkan balun (mode umum tersedak) di sisi jaringan atau tidak. Perhatikan bahwa ini juga membuat transformator sehingga memiliki sisi jaringan dan sisi sirkuit. Bahkan dengan rasio 1: 1 Anda tidak boleh membalikkannya karena balun tidak ada gunanya di sisi sirkuit. Tujuan balun adalah untuk menjaga frekuensi tinggi yang mungkin ada di papan agar tidak bocor melalui kabel dan karena itu memancarkan terlalu banyak RF.

Olin Lathrop
sumber
Saya menambahkan lebih detail. choke di tambang ditukar ke sisi sirkuit relatif ke yang direkomendasikan. Saya juga memiliki beberapa caps tambahan secara seri dengan resistor terminasi. Tidak optimal, atau tidak mau bekerja? Saya akan mengubah desain untuk set papan berikutnya ... tapi saya ingin ini yang pertama bekerja dan di tangan orang.
darron
bisakah Anda melihat sekilas kedua jack yang disebutkan di atas dan memberi tahu saya jika menurut Anda 5.2003 yang saya gunakan tidak kompatibel? Aku punya choke yang terbalik ke sisi sirkuit dan tutup tambahan di sisi jaringan.
darron
1

Anda menyebut PoE. Saya telah melihat masalah di mana dengan cepat mencabut dan memasukkan kembali perangkat PoE menggoreng chip PHY karena tidak ada dioda perlindungan yang tepat. Banyak lembar data PHY (yang telah saya lihat sejauh ini) tidak menyebutkan ini.

Microchip memiliki appnote yang bagus ( AN2157 ) tentang masalah ini. Singkatnya, Anda harus memiliki dioda di kedua sisi pasangan diferensial RX dan TX ke PHY. Ini adalah (sangat) skema dasar dari apa yang ditunjukkan pada Gambar 1 dari catatan keuangan Microchip.

skema

mensimulasikan rangkaian ini - Skema dibuat menggunakan CircuitLab

Saya tahu Anda mengatakan Anda sudah memperbaiki masalah ini, tetapi untuk orang-orang masa depan dengan PoE dalam desain mereka, saya harap ini berguna.

ahogen
sumber