Saya merujuk pada AppNote berikut dari TI. Apa tujuan dari transistor Q3 dan Q2? Apakah untuk mematikan PFET "mati" ketika pengontrol tidak menyalakannya?
Terima kasih AJ
Saya merujuk pada AppNote berikut dari TI. Apa tujuan dari transistor Q3 dan Q2? Apakah untuk mematikan PFET "mati" ketika pengontrol tidak menyalakannya?
Terima kasih AJ
Saya tidak yakin, tetapi sepertinya mereka digunakan untuk mematikan Q1 dengan cepat. Ikuti alasan saya dan lihat apakah itu masuk akal bagi Anda.
Pertama-tama Anda harus berkonsultasi dengan lembar data untuk chip pengontrol BQ2031 . Ini menjelaskan operasi chip dan memberi tahu bahwa pin MOD-nya adalah output PWM yang memungkinkan untuk mengontrol siklus pengisian melalui (akhirnya) Q1.
Pada halaman 10 Anda akan melihat rumus untuk frekuensi operasi, yang akan tergantung pada nilai C12 (lihat skema lengkap di app-note): 1000pF = 1nF menetapkan frekuensi pada 100kHz, yaitu periode 10us. Ini penting karena pada frekuensi itu C4 dapat dianggap sebagai hubung singkat: pada kenyataannya ketika MOD RENDAH dan Q4 + Q5 tidak aktif muatan C4 melalui R4, basis Q2, R6 dan R21 (kemudian kita mencapai output yang sesuai untuk sinyal): total ~ 40kOhm. Ini membuat waktu RC konstan C4 x 40kOhm = ~ 40us, jauh lebih lama dari periode PWM (debit mengikuti jalur yang berbeda, tetapi hambatan yang dilihat oleh C4 serupa).
Karena itu kita dapat menganggap C4 kependekan dari sinyal PWM. Jadi kita dapat melihat bahwa Q2 dan Q3 memiliki fungsi pelengkap relatif terhadap Q4 + Q5: yang ini mengaktifkan Q1 dengan mengalihkan gerbangnya ke ground, sedangkan Q2 + Q3 mematikan Q1 dengan mengalihkan gerbangnya ke "+" (dan menggunakan gerbangnya) kapasitansi dengan cepat).
Fakta bahwa Q2 dan Q3 memiliki nomor bagian yang sama dengan Q5 dan Q4 (masing-masing) dapat dilihat sebagai petunjuk dari tindakan komplementer mereka.
Secara kolektif jaringan Q2, Q3, Q4, Q5, R4, R6, R7, R8, R22, C4 dan D2 adalah apa yang Anda sebut sirkuit gate-drive . Tujuan dari sirkuit semacam itu jelas dalam namanya; dalam hal ini adalah untuk mengganti PFET Q1 dengan mengontrol pengisian dan pemakaian kapasitansi sumber gerbang. Baik Q2 / Q3 dan Q4 / Q5 ditransfer sebagai Sziklai Pair untuk mencapai gain saat ini yang lebih tinggi. (Semakin tinggi sumber saat ini dan kemampuan untuk tenggelam semakin cepat Anda dapat mengisi dan mengeluarkan Cgs dari FET.)
Pasangan Q4 / Q5 bertindak untuk menyalakan FET (mengisi Cgs), dan Q2 / Q3 bertindak untuk mematikan FET (mengeluarkan Cgs).
sumber